资讯详情

ACE缓冲器基本原理

日期:2020-08-07 20:46
浏览次数:124
摘要:
ACE缓冲器基本原理
  在CPU的设计中,一般输出线的直流负载能力可以驱动一个TTL负载,而在连接中,CPU的一根地址线或数据线,可能连接多个存储器芯片,但存储器芯片都为MOS电路,(ACE缓冲器)主要是电容负载,直流负载远小于TTL负载。故小型系统中,CPU可与存储器直接相连,在大型系统中就需要加缓冲器。
  任何程序或数据要为CPU所使用,必须先放到主存储器(内存)中,即CPU只与主存交换数据,所以主存的速度在很大程度上决定了系统的运行速度。程序在运行期间,在一个较短的时间间隔内,由程序产生的地址往往集中在存储器的一个很小范围的地址空间内。(ACE缓冲器)指令地址本来就是连续分布的,再加上循环程序段和子程序段要多次重复实行,因此对这些地址中的内容的访问就自然的具有时间集中分布的倾向。数据分布的集中倾向不如程序这么明显,但对数组的存储和访问以及工作单元的选择可以使存储器地址相对地集中。

尊重的客户:

  本企业还有TOLOMATIC气缸TAIYO气动马达VARVEL减速机产品,您可以通过网页拨打本企业的服务电话了解更多产品的详细信息,至善至美的服务是大家的追求,欢迎新老客户放心选购自己心仪产品,大家将竭诚为您服务!

XML 地图 | Sitemap 地图